Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

4.4. 使用收发器PHY复位控制器

收发器PHY复位控制器是一个可配置的IP内核,主要复位收发器以响应PLL锁定活动。使用此IP内核就无需创建您自己的用户编码复位控制器。 可为此IP内核定义一个自定义复位序列。还可修改IP内核所生成的明码Verilog HDL文件以实现自定义复位逻辑。

收发器PHY复位控制器处理所有的收发器复位排序,并支持下面的选项:

  • 作为对PLL锁定行为的响应的每通道的独立或共享的复位控制
  • 对TX和RX通道和PLL的独立控制
  • 复位输入的同步
  • PLL锁定状态输入的迟滞
  • 可配置的复位时序
  • 作为对PLL失锁响应的自动或手动复位恢复模式

如果收发器PHY复位控制器IP不符合您的要求,尤其是需要独立的收发器通道复位时,就应该创建您自己的复位控制器。下图显示了收发器PHY复位控制器在设计中的典型用途,其中包括一个收发器PHY实例和发送PLL。

图 212. 收发器PHY复位控制器系统结构图


收发器PHY复位控制器IP核连接到收发器PHY和发送PLL。收发器PHY复位控制器IP核接收来自收发器PHY和传输PLL的状态。并基于状态信号或复位输入,生成收发器PHY和TX PLL的TX和RX复位信号。

tx_ready信号表明TX PMA是否退出复位状态,TX PCS是否就绪以发送数据。rx_ready信号表明RX PMA是否退出复位状态,RX PCS是否就绪以接收数据。 必须监控这些信号以确定发送器和接收器何时脱离复位序列。