Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

1.3. 校准

Arria® 10 FPGA包含一个用来补偿过程偏差的专用校准引擎。 该校准引擎可校准收发器的模拟部分,从而使发送器和接收器都能以最佳性能运行。

CLKUSR引脚负责为校准引擎计时。所有收发器都会参照时钟,因此CLKUSR时钟必须在FPGA配置开始时自由运行并保持稳定,这样才能成功完成校准过程并获得最优的收发器性能。

注: 有关CLKUSR电气特征的更多信息,请参阅 Intel® Arria® 10 器件数据表CLKUSR也可以用作FPGA配置时钟。有关CLKUSR引脚的配置要求的更多信息,请参阅 Arria® 10 内核架构和通用I/O手册 Arria® 10 器件的配置、设计安全和远程系统更新章节。有关校准的更多信息,请参阅校准章节。有关CLKUSR引脚要求的更多信息,请参阅 Intel® Arria® 10 GX、GT和SX器件系列引脚连接指南