Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

3.11.1.3. 实现多通道xN Non-Bonded配置

使用xN non-bonded配置会减少PLL资源以及所使用的参考时钟源的数量。

图 190. 多通道xN Non-Bonded配置的PHY IP内核和PLL IP内核连接在该实例中,相同的PLL用于驱动两个收发器bank中的10个通道。

实现多通道xN non-bonded配置的步骤

  1. 您可以将ATX PLL或fPLL用于多通道xN non-bonded配置。
  2. 使用IP Parameter Editor配置PLL IP内核。使能Include Master Clock Generation Block
  3. 使用IP Parameter Editor配置Native PHY IP内核。
    • Native PHY IP core TX Channel bonding mode设置为Non-Bonded
    • 根据设计要求设置通道数。在该实例中,通道数被设置为10。
  4. 创建一个顶层封装以将PLL IP内核连接到Native PHY IP 内核。
    • 在该情况中,PLL IP内核具有mcgb_serial_clk输出端口。这表示 xN时钟线。
    • Native PHY IP内核具有 10个(在该实例中)tx_serial_clk input端口。每个端口与收发器通道的本地 CGB的输入相对应。
    • 如上图所示,连接PLL IP内核的mcgb_serial_clk输出端口到Native PHY IP内核的 10个tx_serial_clk input 端口。
图 191. 多通道x1/xN Non-Bonded实例ATX PLL IP内核具有一个tx_serial_clk输出端口。该端口可以选择性地用于对和PLL相同的收发器bank内的6个通道提供时钟。这些通道由x1网络提供时钟。收发器bank外的其余4个通道由xN时钟网络提供时钟。这显示在下图中。