Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

4.5.1. 用户编码复位控制器信号

请参考下列图和表中的信号来实现用户编码复位控制器。
图 214. 用户编码复位控制器、收发器PHY和TX PLL相互作用


表 247.  用户编码复位控制器、收发器PHY和TX PLL信号

信号名称

方向

说明

pll_powerdown

输出

当置位高电平时,复位TX PLL。

tx_analogreset

输出

当置位高电平时,复位TX PMA。

tx_digitalreset

输出

当置位高电平时,复位TX PCS。

rx_analogreset

输出

当置位高电平时,复位RX PMA。

rx_digitalreset

输出

当置位高电平时,复位RX PCS。

clock

输入

用户编码复位控制器的时钟信号。可以使用系统时钟,而无需将其同步到PHY并行时钟。输入时钟频率的最高限制是在时序收敛中实现的频率。

pll_cal_busy

输入

该信号高电平表明PLL重配置是有效的。

pll_locked

输入

该信号高电平表明TX PLL被锁定到ref时钟。

tx_cal_busy

输入

这个信号的高电平表明TX校准有效。如果有多个PLL,那么可以将它们的pll_cal_busy信号OR在一起。

rx_is_lockedtodata

输入

该信号高电平表明RX CDR处于lock-to-data (LTD)模式。

rx_cal_busy

输入

该信号高电平表明RX校准是有效的。

rx_is_lockedtoref

输入

该信号的高电平表明RX CDR处于lock-to-reference (LTR) 模式。当CDR处于LTD模式时,该信号可能触发或被置低。