Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

5.2.2.1. RX 变速器、RX Bitslip 和极性反转

RX 变速器将 PMA 数据宽度改为 PCS 通道的较大的总线宽度(加速器)。 它支持不同的比率(PCS-PMA 接口宽度:FPGA 架构–PCS 接口宽度),例如,32:66、40:66、32:67、32:64、40:40、32:32、64:64、67:64和66:64,它还支持一个Bitslip功能。

当启用RX模块同步器或rx_bitslip以对字边界进行移位时,会使用RX Bitslip。在来自FPGA架构的RX模块同步器或rx_bitslip的Bitslip信号的上升沿上,字边界会移动1个串行位或1UI。每个bit‑slip从接收数据中移除最早接收到的位。

图 241. RX Bitslip rx_bitslip将切换两次,这会将rx_parallel_data边界移动两位。

接收器变速器可以将传入数据的极性反转。如果接收器信号在电路板或背板布局上反转,则这十分有用。通过Native PHY IP 参数编辑器启用极性反转。

“数据有效”生成逻辑对于变速器操作至关重要。每个数据块都伴有rx_enh_data_valid数据有效信号,此信号“证明”该数据块是否有效。“数据有效”切换模式取决于数据宽度转换比率。例如,如果比率为66:40,则在33个周期中,“数据有效”信号有20个周期处于高电平(或3个周期中大约2个周期保持高电平),并且该模式每33个rx_clkout RX低速并行时钟周期重复一次。