Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

6.14. 在多个IP模块之中动态重配置接口合并

可能需要在多个IP模块之间共享动态重配置接口,以最大化收发器通道的利用。 借助Native PHY,可以创建属于单工或双工实例的通道。 不过,Intel器件的每个物理收发器通道都是全双工的。

通过手动创建一个QSF约束,可以在不同的IP模块中共享重配置接口。有两种情况,其中可能需要在多个IP模块之间共享一个动态重配置接口:

  • 在同一个物理位置的单工接收器和发送器的单独实例
  • 在同一个物理位置分开CMU PLL和TX通道

下面的实例显示了TX-only通道的一个Native PHY IP实例和RX-only通道的另一个实例。

图 274. 在同一个物理位置的Simplex TX/RX的单独实例

下面的实例显示了TX-only通道的一个Native PHY IP实例和CMU PLL实例。

图 275. 在同一个物理位置分开CMU PLL和TX通道

在多个IP内核之中合并重配置接口的规则

要在多个IP模块之中合并重配置接口,必须遵循下面的规则:

  1. IP模块的重配置接口的控制信号必须由相同的源来驱动。必须从相同的源中驱动被合并的两个实例的reconfig_clkreconfig_resetreconfig_writereconfig_readreconfig_addressreconfig_writedata端口。
  2. 必须安排QSF约束来手动指定哪两个重配置接口被合并。
    1. 使用XCVR_RECONFIG_GROUP约束。
    2. 将约束的To域设置成要合并的实例的重配置接口或者引脚名称。重配置接口包含字符串twentynm_hssi_avmm_if_inst
    3. 将要合并的两个实例分配到同一重配置组。

当ADME时不能合并多种重配置接口,可选的重配置逻辑,或嵌入式重配置流光器被嵌入在Native PHY IP内核。59

Shared reconfiguration interface参数被嵌入在Native PHY IP内核参数编辑器时,无法合并TX和RX通道。只有在重配置接口独立时才可以合并通道。

参考下面的两个实例来合并重新配置接口。

使用重配置接口名称

下面的示例说明了如何使用重配置接口名称将transmit-only Native PHY实例与receive-only实例进行合并。这两个实例分配到了重配置组0。

对于Native PHY 0 — transmit-only实例:

set_instance_assignment -name XCVR_RECONFIG_GROUP 0 -to topdesign:topdesign_inst|<TX only instance name>*twentynm_hssi_avmm_if_inst*

对于Native PHY 1 — 与Native PHY 0合并的receive-only实例:

set_instance_assignment -name XCVR_RECONFIG_GROUP 0 -to topdesign:topdesign_inst|<RX only instance name>*twentynm_hssi_avmm_if_inst*

使用引脚名称

下面的示例说明了如何使用引脚名称将transmit-only Native PHY实例与receive-only实例进行合并。这两个实例分配到了重配置组1。

对于Native PHY 0 — transmit-only实例:

set_instance_assignment -name XCVR_RECONFIG_GROUP 1 -to tx[0]

对于Native PHY 1 — 与Native PHY 0合并的receive-only实例:

set_instance_assignment -name XCVR_RECONFIG_GROUP 1 -to rx[0]
59 有关这些功能不适用时,应该如何校准的信息,请参考校准部分。