Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

3.2.2. 接收器输入管脚

接收器输入管脚可用作收发器PLL的输入参考时钟源,但不能用于驱动内核架构。

接收器输入管脚驱动反馈和级联时钟网络,从而可以驱动位于器件同侧任意数量的发送器PLL。当接收器输入管脚被用作输入参考时钟源时,那个通道的时钟数据恢复(CDR)模块不可用。如中所显示的,每三个通道中仅有一个RX差分管脚对可在任何给定时间用作输入参考时钟源。