Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.8.1.2. 自动协商

要求自动协商时,如果没有实现帧同步,那么通道在所支持的最大 频率上进行初始化,并逐渐切换到较低的数据速率。如果您的设计要求自动协商,那么选择一个基本的数据速率来最小化PLL数量,这些PLL要求用于生成数据传输所需的时钟。

通过选择一个合适的基本数据速率,您可以通过改变本地时钟发生模块(CGB)分频器来更改数据速率。如果单一的基本数据速率不可能,那么可以使用一个额外的PLL来生成所需的数据速率。

表 201.  建议的基本数据速率和可用数据速率的时钟生成模块
数据速率(Mbps) 基本数据速率(Mbps) 本地CGB分频器
1228.8 9830.4 8
2457.6 9830.4 4
3072.0 6144.0 2
4915.2 9830.4 2
6144.0 6144.0 1
9830.4 9830.4 1