Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

3.5. FPGA内核逻辑 - 收发器接口时钟

FPGA架构收发器接口由从FPGA到收发器的时钟信号和从收发器到FPGA家沟路的时钟信号组成。这些时钟信号使用FPGA内核中的全局(GCLK),区域(RCLK)和外设(PCLK)时钟网络。如果将全局信号设置为Off,就不会选择上述时钟网络。相反,会直接从收发器和FPGA架构间的局部布线中进行选择。

发送器通道将并行输出时钟tx_clkout转发到FPGA内核逻辑,以便对发送器数据和控制信号提供时钟。接收器通道将并行输出时钟rx_clkout转发到FPGA内核逻辑,以便对从接收器到FPGA内核逻辑的数据和状态信号提供时钟。根据接收器通道配置,并行输出时钟从接收器串行数据或rx_clkout时钟恢复(不带有速率匹配器的配置中)或从tx_clkout时钟恢复(带有速率匹配器的配置中)。

图 178. FPGA内核逻辑 - 收发器接口时钟

tx_clkoutrx_clkout的分频版本可以分别作为tx_pma_div_clkoutrx_pma_div_clkout

tx_pma_div_clkoutrx_pma_div_clkout的输出频率可以为下列的其中之一:

  • 分别在tx_clkoutrx_clkout的分频版本中,分频比率1和2可用。
  • 串行器时钟的分频版本中,分频比率33、40和66可用。
注: 请参考PMA参数部分中的 "TX PMA可选端口"表,以便了解关于选择分频因子的详细信息。

这些时钟通过在双宽度模式中操作TX和RX FIFO可用于满足内核时序,因为这样可以使PCS到FPGA接口的所需时钟频率减少为一半。当Enhanced PCS齿轮箱被使用时,这些时钟也可用于对TX和RX FIFO的内核端提供时钟。

例如,如果使用66:40比率的Enhanced PCS齿轮箱,那么可以使用除以33比率的tx_pma_div_clkout来对TX FIFO的写入端提供时钟,而不是使用PLL来生成所需的时钟频率,或使用外部时钟源。