Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.7.2. 所支持的PIPE特性

PIPE Gen1,Gen2和Gen3配置支持不同的特性。
表 180.  PIPE配置的所支持特性
协议特性

Gen1

(2.5 Gbps)

Gen2

(5 Gbps)

Gen3

(8 Gbps)

x1, x2, x4, x8链路配置 Yes Yes Yes
PCIe*兼容的同步状态机 Yes Yes Yes
±300 ppm (总共600 ppm)时钟速率补偿 Yes Yes Yes
发送驱动器电路空闲 Yes Yes Yes
接收器检测 Yes Yes Yes
8B/10B编码/解码差异控制 Yes Yes No
128b/130b编码/解码 No No Yes (通过Gearbox进行支持)
加扰/解扰 No No Yes (在FPGA架构中实现) 37
电源状态管理 Yes Yes Yes
接收器PIPE状态编码 pipe_rxstatus[2:0] Yes Yes Yes
2.5 Gbps和5 Gbps信号速率间的动态切换 No Yes No
2.5 Gbps,5 Gbps和8 Gbps信号速率间的动态切换 No No Yes
差分输出电压控制的动态发送器余量 No Yes Yes
–3.5 dB和–6 dB的动态发送器缓存去加重 No Yes Yes
动态Gen3收发器预加重,去加重和均衡 No No Yes
PCS PMA接口宽度(bits) 10 10 32
接收器电路空闲接口(EII) 在FPGA架构中实现 在FPGA架构中实现 在FPGA架构中实现
37 当使用 Arria® 10 PCIe Gen3配置时,必须在Gen1/Gen2中使能scrambling/descrambling。