Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.6.5.4.1. 时钟和复位信号

表 157.  时钟和复位信号
信号名称 方向 宽度 说明
时钟信号
tx_clkout

输出

1

GMII TX时钟,派生自tx_serial_clk[1:0]。对2.5GbE提供156.25 MHz时序参考;对1GbE提供62.5 MHz时序参考。

rx_clkout

输出

1

GMII RX时钟,派生自tx_serial_clk[1:0]。对2.5GbE提供156.25 MHz时序参考;对1GbE提供62.5 MHz时序参考。

csr_clk

输入

1

Clock for the Avalon-MM control and status interface. Intel recommends 125 – 156.25 MHz for this clock.

xgmii_tx_coreclkin 输入 1 XGMII TX时钟。对10GbE提供156.25 MHz时序参考,对 1G/2.5G/5G/10G (USXGMII)模式提供312.5 MHz时序参考。同步于0 ppm的tx_serial_clk
xgmii_rx_coreclkin 输入 1 XGMII RX时钟。对10GbE提供156.25 MHz时序参考,对 1G/2.5G/5G/10G (USXGMII)模式提供312.5 MHz时序参考。
latency_measure_clk 输入 1 采样时钟,用于测量16-bit GMII数据通路的延迟。此时钟运行在80 MHz,仅当IEEE 1588v2特性使能时才可用。
tx_serial_clk

输入

1-3

来自收发器PLL的串行时钟。

  • 2.5GbE: 连接bit [0]到收发器PLL。此时钟运行在1562.5 MHz。
  • 1GbE: 连接bit [1]到收发器PLL。此时钟运行在625 MHz。
  • 10GbE: 连接bit [2]到收发器PLL。此时钟运行在5156.25 MHz。
  • 1G/2.5G/5G/10G (USXGMII)模式: 连接bit [0]到5156.25 MHz.
rx_cdr_refclk

输入

1

1GbE和2.5GbE的125-MHz RX CDR参考时钟

rx_cdr_refclk_1 输入 1 10GbE的RX CDR参考时钟。此时钟的频率可以是由Reference clock frequency for 10 GbE (MHz)参数设置所指定的322.265625 MHz或644.53125 MHz。
rx_pma_clkout 输出 1 从CDR恢复的时钟,在以下频率上运行:
  • 1GbE: 125 MHz
  • 2.5GbE: 312.5 MHz
  • 5GbE/10GbE: 322.265625 MHz
复位信号
reset

输入

1

高电平有效全局复位。置位此信号以触发一个异步全局复位。

tx_analogreset

输入

1

连接此信号到Transceiver PHY Reset Controller IP core。置位时触发TX路径上模拟模块的异步复位。

tx_digitalreset

输入

1

连接此信号到Transceiver PHY Reset Controller IP core。置位时触发TX路径上数字逻辑的异步复位。

rx_analogreset

输入

1

连接此信号到Transceiver PHY Reset Controller IP core。置位时触发接收器CDR的异步复位。

rx_digitalreset

输入

1

连接此信号到Transceiver PHY Reset Controller IP core。置位时触发RX路径上数字逻辑的异步复位。