Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

3.2. 输入参考时钟源

发送器PLL和时钟数据恢复(CDR)模块需要一个输入参考时钟源,以生成收发器运行所需的时钟。输入参考时钟必须在器件上电时保持稳定并且自由运行,以实现正确的PLL操作。

根据抖动要求,Arria 10收发器PLL有5个可用的输入参考时钟源:

  • 专用参考时钟管脚
  • 参考时钟网络
  • 带有PLL级联的另一个fPLL输出 57
  • 接收输入管脚
  • 全局时钟或内核时钟57

要获得最佳抖动性能,Intel建议将参考时钟尽可能靠近放置,以便发送PLL。对于数据速率> 10 Gbps的协议抖动合规,请将参考时钟管脚置于与PLL相同的三元组中。

以下协议要求将参考时钟放置到与发送PLL相同的bank中:
  • OTU2e,OTU2,OC-192和10G PON
  • 6G和12G SDI
注:

以级联PLL输出,全局时钟或内核时钟网络作为参考时钟源,会将额外抖动引入发送PLL输出。请参阅KDB “如何补偿 Arria® 10 PLL参考时钟的PLL级联或非专用时钟路径抖动?” 获得详细信息。

要获得最佳GT通道性能,建议发送PLL的参考时钟应来自相同bank中的专用参考时钟管脚。

图 171. 输入擦拭你考时钟源
注:
  • Arria 10器件中,FPGA架构内核时钟网络可作为任何PLL类型的输入参考源。
  • 为了成功完成校准过程,驱动PLLs(ATX PLL,fPLL,CDR/CMU PLL)的参考时钟必须在FPGA配置开始时保持稳定并自由运行。否则,就会需要重新校准。
57 不可用于CMU。