Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

5.3.1.1. TX FIFO (与Enhanced PCS和PCIe* Gen3 PCS共享)

TX FIFO在发送器PCS与FPGA架构之间进行交互,并确保可靠地传输数据和状态信号。 它补偿FPGA架构时钟与tx_clkout(低速并行锁定)之间的相位差。TX FIFO的深度为8,它在低延时模式、寄存器模式和快速寄存器模式下运行。
图 249. TX FIFO 结构图


通过tx_clkout或者tx_coreclkin,可以控制写端口。将tx_clkout信号用于单一通道,将tx_coreclkin用于多个通道。TX FIFO与PCIe Gen3和Enhanced PCS数据路径共享。