Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

4.3.1.1.1. 器件操作过程中复位发送器

遵循该复位序列,以在器件操作过程中随时复位发送器的PLL或模拟或数字模块。 使用该复位序列重建一个链接或动态重配置后,使用该复位序列。下列步骤详细介绍器件操作过程中发送器复位序列。步骤编号对应于波形中的数字。
  1. 请执行下列步骤:
    1. pll_cal_busytx_cal_busy为低时,置位tx_analogresetpll_powerdowntx_digitalreset
    2. 至少持续70 μs后,置低pll_powerdown
    3. 置低tx_analogreset。可在置低pll_powerdown的同时或之后,执行此步骤。
  2. TX PLL获得锁定后,pll_locked信号变高。置低tx_analogreset后,等待至少70 μs来监测pll_locked信号。
  3. Pll_locked变高后,置低tx_digitalreset。置低tx_analogreset后,tx_digitalreset信号必须保持置位至少ttx_digitalreset 周期。
    注: 每次置位pll_powerdowntx_analogreset时,必须通过置位tx_digitalreset来复位PCS模块。
图 200. 器件运行过程中的发送器复位序列