Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

7. 校准

收发器包括模拟模块及数字模块,它们需要校准以补偿工艺、电压和温度(PVT)变化。Arria 10收发器使用硬式精密信号完整性校准引擎(PreSICE)来执行校准程序。

上电校准(Power-up Calibration)和用户重新校准(User Recalibration)是主要的校准类型。

  • 上电校准自动出现在器件上电时,在器件配置期间运行。
  • 如果执行动态重配置,那么必须执行用户重新校准。在此情况下,您要负责使能所需的校准流程。
注: 如果重新校准ATX PLL或fPLL,需遵循"使用ATX PLL和fPLL时发送PLL间距指南"章节中所述的ATX PLL-to-ATX PLL或fPLL-to-ATX PLL间距指南。

Arria® 10 器件将CLKUSR用于收发器校准。要成功地完成校准过程,CLKUSR时钟必须在FPGA配置开始时保持稳定且能够自由运行。此外,所有驱动收发器PLL (ATX PLL、fPLL、CDR/CMU PLL)的参考时钟在FPGA配置开始时也必须稳定且能够自由运行。更多关于CLKUSR引脚要求的信息,请参阅Arria 10 GX、GT和SX器件系列引脚连接指南