Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.5. Interlaken

Interlaken是一个可扩展的,通道化的芯片到芯片互联协议。

与诸如SPI 4.2的早前协议相比,Interlaken的主要优点包括可扩展性和低I/O数量。其它主要特性包括流程控制,低开销成帧和全面的完整性检查。Interlaken运行在64-bit数据字和3个控制比特上,是通道之间的条纹round-robin。此协议接受256个逻辑通道上的数据包,并可扩展至容纳65,536逻辑通道。数据包可分成较小的突发,这些突发可以有选择性地交错。突发语义包括完整性检查和每个逻辑通道流程控制。

Interlaken接口支持在Arria 10器件上运行在高达12.5 Gbps数据速率每通道的1到48个通道。Interlaken是使用Enhanced PCS实现的。Enhanced PCS具有与Interlaken ASSP供应商和第三方IP供应商的互操作性。

在Arria 10 Transceiver Native PHY IP Parameter Editor中,Arria 10器件提供 Interlaken的三种预置种类:

  • Interlaken 10x12.5 Gbps
  • Interlaken 1x6.25 Gbps
  • Interlaken 6x10.3 Gbps

根据不同的线速率,增强型PCS能够使用32、40或64比特的PMA到PCS接口宽度。

图 27. Interlaken收发器通道数据通路和时钟在此图中,假定串行数据速率是12.5 Gbps,PMA宽度为40比特。