Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.5.2. Interlaken配置时钟和绑定

Arria 10 Interlaken PHY层解决方案是可扩展的,并具有灵活的数据速率。您能够实现一个单一通道链路,或者绑定高达48个通道。您可以对GX和GT器件分别选择一个高达17.4 Gbps和25.8 Gbps的通道数据速率。您也可以根据用于提供时钟给收发器的PLL在不同的参考时钟频率之间进行选择。请参考Arria 10器件数据表来了解Arria 10收发器在不同速度等级上所能支持的最小和最大数据速率。

您可以使用ATX PLL或者fPLL对发送通道提供时钟。同fPLL相比,ATX PLL具有更好的抖动性能。您可以使用CMU PLL仅对非绑定Interlaken实现提供时钟。然而,如果您使用CMU PLL,那么您将失去一个RX收发器通道。

对于多通道Interlaken接口,TX通道通常被绑定在一起,以最小化所有绑定通道之间的发送偏斜。 当前,xN绑定和PLL反馈补偿绑定方案可用于支持多通道Interlaken实现。如果系统能够承受较高的通道到通道偏斜,那么可以选择不绑定TX通道。

要实现绑定的多通道Interlaken, 必须连续布局所有通道。所有通道可以布局在一个组(bank)中(如果不大于六个通道),也可以布局在几个组中。