Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

5.2.1.6. 扰频器

扰频器将数据随机化以创建过渡,从而使信号逐渐趋于 DC 平衡并帮助改善 CDR 电路。扰频器使用 x58 + x39 +1 多项式,它既支持用于 Interlaken 的同步扰频又支持用于 10GBASE-R 协议的异步(又称为自同步)扰频。

异步(自同步)模式不需要初始种子。除了每个 66 位数据块中的两个同步头位,整个 64 位有效载荷通过如下方式进行扰频:将它连续馈送到一个线性反馈移位寄存器 (LFSR),以便在同步头位跳过扰频器的同时生成扰频数据。初始种子设置为全 1。可以使用Native PHY IP 参数编辑器更改 10GBASE-R 协议的种子。

图 237. 串行实现中的异步扰频器


在同步模式下,扰频器最初复位到每个通道上不同的可编程种子。扰频器随后将自行运行。它的当前状态是 XOR'd,其数据用于生成扰频数据。扰频器中的数据检查器通过监测数据来确定是否应当对它进行扰频处理。如果发现了同步字,则发送它而不进行扰频。如果检测到扰频器状态字,则当前的扰频状态写入扰频器状态字的 58 位扰频状态字段中,并通过链路进行发送。接收器使用这个扰频状态来同步解扰器。将自动为 Interlaken 协议设置种子。

图 238. 显示不同的可编程种子的同步扰频器