Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

6. 重配置接口和动态重配置

本章阐释收发器Native PHY IP 内核和收发器 PLL IP 内核中包含的 Arria® 10 重配置接口的用途和使用方式。

动态重配置是动态修改收发器通道和PLL以满足器件运行中不断变化的要求的过程。 Arria® 10 收发器通道和PLL可完全自定义, 使得系统能适应其操作环境。可自定义通道和PLL,通过在器件运行或随后的上电中动态触发重配置。动态重配置可用于 Arria® 10 收发器Native PHY,fPLL,ATX PLL,和CMU PLL IP内核。

使用重配置接口对以下应用进行收发器通道或PLL设置的动态修改:

  • 通过调整TX和RX模拟设置,对信号完整性进行调谐
  • 使能或禁用收发器通道模块,例如:PRBS生成器和检查器
  • 修改数据速率在CPRI、SATA或SAS应用中执行自动协商
  • 通过在标准型(standard)和增强型(enhanced)PCS数据通路之间切换来改变Ethernet(1G/10G)应用中的数据速率
  • 更改TX PLL的设置实现支持多种数据速率的协议(例如:CPRI)
  • 将RX CDR设置从一个数据速率修改成另一个数据速率
  • 在多个TX PLL之间进行切换实现多数据速率的支持

Native PHY和发送器PLL IP核提供如下功能以支持动态重配置的:

  • 重配置接口
  • 配置文件
  • 将PMA模拟设置(可选)添加到配置文件中的特性(仅Native PHY)
  • 多种重配置profile(Native PHY和ATX PLL)
  • 嵌入式重配置streamer(Native PHY和ATX PLL)
  • Altera调试主端点(ADME)
  • 可选的重配置逻辑