Intel® Arria® 10收发器PHY用户指南

ID 683617
日期 11/06/2017
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

2.7.12. 如何对PIPE配置布局通道

不是fittrer或软件模型,而是硬件指示所有的布局限制,这些限制如下:

  • 对于绑定设计,通道必须是连续的。
  • 主CGB是访问x6线路的唯一途径,必须用在绑定设计中。本地CGB不能用于布线时钟信号到从通道(本地CGB不能访问x6线路)。
  • 当以-2或-3内核速度等级实现一个Gen3-capable PIPE配置时,您不能将Logical PCS Master Channel布置在一个与Hard IP (HIP)毗邻的位置。
  • 布置在具有Gen3能力的PIPE接口的活动bank旁边的Non PCIe*-Channels有如下限制
    • 当VCCR_GXB和VCCT_GXB设为1.03 V或1.12 V时,对于芯片到芯片应用,这些bank中的非PCIe通道所支持的最大数据速率为12.5 Gbps。这些通道不能用于驱动背板和GT速率。
    • 当VCCR_GXB和VCCT_GXB设为0.95 V时,可以使用这些bank中的非PCIe通道。

关于使用Arria 10 Hard IP for PCIe时的通道布局指南,请参考PCIe用户指南

关于ATX PLL布局限制,请参考PLL和时钟网络章节的"基于数据速率的发送PLL建议"部分。