L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

3.9.1.1. x6/x24绑定

在x6/x24绑定模式中,一个发送PLL被用于驱动多个通道。

以下步骤解释了x6/24 绑定过程:

  1. ATX PLL或fPLL生成一个高速串行时钟。
  2. PLL通过x1时钟网络将高速串行时钟驱动到master CGB。
  3. master CGB将高速串行和低速并行时钟驱动到x6时钟网络中。
  4. x6时钟网络对同一收发器bank内的收发器通道驱动TX时钟多路复用器。每个收发器通道中的本地CGB被旁路。
  5. 要驱动相邻收发器bank中的通道,x6时钟网络驱动x24时钟网络。x24时钟网络对这些相邻收发器bank中的收发器通道馈送TX时钟多路复用器。
注: x24时钟线只能在以相同VCCR_GXB/VCCT_GXB电压运行的连续bank之间穿过。x24时钟线跨越运行在不同电压上的bank的边界是不允许的。

关于收发器电源连接指南的详细信息,请参考 Intel® Stratix® 10 Device Family Pin Connection Guidelines