L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

3.4. 时钟生成模块

Intel® Stratix® 10器件中,有两种类型的时钟生成模块(CGB):

  • 本地时钟生成模块(本地CGB)
  • 主时钟生成模块(主CGB)

每个发送器通道都有一个本地时钟生成模块(CGB)。对于非绑定通道配置,发送PLL生成的串行时钟驱动每个通道的本地CGB。本地CGB生成串行器和PCS使用的并行时钟。

每个收发器bank中有两个独立的主CGB。主CGB具有和每个收发器通道内的本地CGB相同的功能性。通过使用x6时钟线,主CGB的输出可以被布线到收发器bank内的其它通道。通过使用x24时钟线,主CGB的输出也可以被布线到其它收发器bank中的通道。每个发送器通道具有一个多路复用器,以便从本地CGB或主CGB选择自身的时钟源。

注: 如果使用一个主CGB,请勿将相邻的ATX PLL从GX配置为GXT模式。
图 153. 时钟生成模块和时钟网络

每个收发器通道的本地时钟可以由通过x1网络的本地CGB提供,或者由通过x6/x24网络的主CGB提供。例如,如红色高亮显示的路径,fPLL 1驱动x1网络,依次驱动主CGB。主CGB之后驱动x6时钟网络,布线时钟到本地通道。如蓝色高亮显示的路径,ATX PLL 0也可以驱动x1时钟网络,可以直接驱动一个通道的本地CGB。在这种情况下,由本地CGB生成低速并行时钟。