L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

3.2.4. 参考时钟网络

参考时钟网络将一个参考时钟源分配到整个收发器tile,即便tile中的bank的VCCR_GXBVCCT_GXB操作电压是不同的。这使任何参考时钟管脚都能够驱动器件同侧上的所有发送器PLL。使用多个发送器PLL的设计(这些发送器PLL要求相同的参考时钟频率,并且位于同一tile中)可以共享相同的专用参考时钟(refclk)管脚。

此外,还可以使用两个包括专用电压调节器的高质量参考时钟线。在一个tile中,一个时钟线由底部参考时钟驱动,另一个时钟线由顶部参考时钟驱动。将高质量参考时钟线用于OTN,SDI或GXT实现。

请使用以下QSF assignment将一个参考时钟源分配给高质量参考时钟线:

set_instance_assignment -name XCVR_USE_HQ_REFCLK ON -to pin_name

当使用高质量参考时钟线时,对参考时钟和发送器PLL位置的了解是至关重要的。例如,如果使用Bank 0中的底部参考时钟驱动Bank 2中的发送器PLL,使用Bank 1中的底部参考时钟驱动Bank 3中的发送器PLL,那么会出现fitter错误。