L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

7.6. 校准修订历史

文档版本 修订内容
2020.03.03 作了如下变更:
  • Power-up Calibration中的 PCIe* 注释中添加了"for successful device configuration"。
2019.10.25 作了如下变更:
  • 添加了要求:FPGA的内部振荡器不能用于收发器校准。请勿选择此时钟源作为 Intel® Quartus® Prime设置中的Configuration clock source
2019.03.22 作了如下变更:
  • Recalibrating Only a PMA Simplex RX in a Simplex TX Merged Physical ChannelRecalibrating Only a PMA Simplex TX in a Simplex RX Merged Physical ChannelRecalibrating the fPLL, Recalibrating the ATX PLLRecalibrating the CMU PLL when it is Used as a TX PLL中删除了前两个步骤。
  • Recalibrating a Duplex Channel (Both PMA TX and PMA RX)Recalibrating the PMA RX Only in a Duplex ChannelRecalibrating the PMA TX Only in a Duplex ChannelRecalibrating a PMA Simplex RX without a Simplex TX Merged into the Same Physical ChannelRecalibrating a PMA Simplex TX without a Simplex RX Merged into the Same Physical ChannelRecalibrating the CMU PLL When it is Used as a TX PLL中添加了0x481[2] = 0x0选项来确认校准的控制。
2018.10.05 作了如下变更:
  • 增添了Background Calibration
  • User Recalibration部分,添加了开启和关闭后台校准功能的指南。
  • 添加了Power-up Calibration部分的一个注释。
  • 更新了 Avalon® Memory-Mapped Interface Arbitration Registers中的注释。
  • 添加了Capability Registers部分的一个注释。
  • 添加了Calibration部分的一个注释。
  • 添加了"CMU PLL Capability Registers for Calibration Status"表。
  • 更新了"Recalibrating the CMU PLL when it is Used as a TX PLL"部分中的步骤。
2018.07.06 作了如下变更:
  • Avalon® Memory-Mapped Interface Arbitration Registers中删除了bit [1]。
  • Reconfiguration Interface and Arbitration with PreSICE (Precision Signal Integrity Calibration Engine)中更新了返回内部配置总线到PreSICE的指南。
  • Calibration中将PLL提供的校准时钟从200-MHz更改成250-MHz。
  • Recalibrating the CMU PLL when it is Used as a TX PLL中添加了PMA TX校准。
  • 补充说明:每个收发器tile都有一个PreSICE引擎。如果在设计中使用24个以上的收发器通道,那么收发器按每个tile进行校准。这意味着tile 1中的channel 0和tile 2中的channel 0是同时校准的。
  • 在"PMA Capability Registers for Calibration Status"和"Transceiver Channel PMA Calibration Enable Registers"表中添加了一个脚注:CDR和CMU PLL校准是RX PMA校准的一部分。
  • Calibration和"Calibration Clock Options"图中将"Device initialization clock source"更改成"Configuration clock source"。
  • 让时钟必须存在且频率正确这一点更加明显。
  • User Recalibration中删除了重复段落。
  • 删除了"Power-up Calibration Sequence for Non-PCIe Hard IP (HIP) Channels"图。
  • 更改了返回内部配置总线到PreSICE的偏移地址。
2017.02.17 作了如下变更:
  • 将功能寄存器的值分别从0x281更新到0x481,从0x280更新到0x480。
  • 更新了non-PCIe和PCIe HIP通道的Power-up Calibration序列。
  • 更新了重新校准收发器或PLL的使用条件。
2016.12.21 首次发布。