L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

1.4. 概述修订历史

文档版本 修订内容
2021.03.29
  • 概述部分中删除了 Intel® Agilex™ 器件的H-tile信息。
  • Transceiver Tile Variants—Comparison of Transceiver Capabilities表中删除了 PCIe* —Gen3 x16 for H-tile的脚注。
  • 删除了H-Tile in Intel® Agilex™ Devices部分。
2020.10.22 作了如下变更:
  • 阐明 Intel® Agilex™ 器件中的H-tile不支持速度等级-1,因此具有26.6 Gbps的最大GXT收发器数据速率。
2020.10.05 作了如下变更:
  • 增添了" Intel® Stratix® 10 GX 10M Device with 4 H-Tiles (48 Transceiver Channels)"图。
  • 增添了 Intel® Stratix® 10 GX 10M Device to the "L-Tile/H-Tile Counts in Intel® Stratix® 10 GX/SX Devices (HF35, NF43, UF50, HF55, NF74)"表。
  • 增添了H-Tile in Intel® Agilex™ Devices
  • 删除了H-tile hard IP 50G variant。
2020.03.03 作了如下变更:
  • 更新了" Intel® Stratix® 10 TX Device with 1 E-Tile and 1 H-Tile (48 Transceiver Channels)"图和"H- and E-Tile Counts in Intel® Stratix® 10 TX Devices (HF35, NF43, SF50, UF50, YF55)"表中的 Intel® Stratix® 10 TX器件。
  • 对于GX Channel中的GX Standard PCS数据速率,添加了12 Gbps和注释,"仅当RX word aligner mode参数设为Manual时才支持接收器上的12 Gbps数据速率。"
2019.03.22 作了如下变更:
  • 将E-tile Non-Return to Zero (NRZ)的数据速率更改为28.9 Gbps。
  • Changed 60 GXE channels/device for PAM-4 to 57.8 Gbps.
  • 更新了记录器件的计划。
  • 更新了器件配置图。
2018.07.06 作了如下变更:
  • 在"Channel Types"表中将L-Tile的GXT数据速率限制更改为26.6 Gbps。
  • 在"PCS Types Supported by GXT Type Transceiver Channels"表中将L-Tile和H-Tile上的-2速度等级的数据速率限制更改为26.6 Gbps。
  • 澄清了"Reference Clock Network"图中的参考时钟管脚的数量。
  • 更改了"PCS Types Supported by GX Transceiver Channels"表中L-Tile和H-Tile器件的标准PCS数据速率。
  • 更改了"Channel Types"表中的L-Tile GX通道的背板数据速率。
2018.03.16 作了如下变更:
  • 在"Transceiver Bank Architecture"部分中添加了通道的操作模式描述。
  • 在"GX Transceiver Channel in TX/RX Duplex Mode"图中添加了PCS Direct。
  • 在"GX Channel"部分中添加了"General and Datapath Parameters"表的交叉引用。
  • 在"PCS Types Supported by GX Type Transceiver Channels"表中添加了PCS Direct。
  • 更改了"GXT Channel"部分中的描述。
  • 在"GXT Transceiver Channel in TX/RX Duplex Mode"图中添加了PCS Direct。
  • 更新了ATX PLL说明,指出"ATX PLL既支持整数频率综合,也支持粗分辨率小数频率综合(当配置成一个级联源时)"。
  • 从"L-Tile/H-Tile Counts in Intel® Stratix® 10 GX/SX Devices (HF35, NF43, UF50, HF55)"表中删除了NF48 package。
2017.08.11 作了如下变更:
  • 添加了"Transceiver Tile Variants—Comparison of Transceiver Capabilities"表。
  • 删除了"H-Tile Transceivers"部分。
  • 在"L-Tile/H-Tile Layout in Stratix 10 Device Variants"部分添加了说明。
  • 添加了"Stratix 10 Tile Layout"图。
  • 在"H- and E-Tile Counts in Intel® Stratix® 10 MX Devices (NF43, UF53, UF55)"表中更改了封装和tile数量。
  • 在"PCS Types Supported by GX Type Transceiver Channels"表中分别添加了对L-Tile和H-Tile的数据速率支持。
2017.06.06 作了如下变更:
  • 从"Stratix 10 Transceiver Protocols, Features, and IP Core Support"表中删除了CEI 56G支持。
  • 在"Stratix 10 GX/SX H-Tile Configurations"部分的图中添加了基于热模型的tile名称。
  • 在"Stratix 10 TX H-Tile and E-Tile Configurations"部分的图中添加了基于热模型的tile名称。
  • 在"Stratix 10 MX H-Tile and E-Tile Configurations"部分的图中添加了基于热模型的tile名称。
  • 在"GXT Channel Usage"部分中更改了ATX PLL可以支持作为发送PLL的GXT通道数。
  • 在"GXT Channel Usage"部分中更改了ATX PLL可以支持的GXT通道数。
  • 删除了"Input Reference Clock Sources"部分中的一个注释。
2017.03.08 作了如下变更:
  • 更改了"GXT Channel Usage"部分中的所有注释。
  • 更改了"PLL Direct Connect Clock Network"部分中的所有注释。
2017.02.17 作了如下变更:
  • 完整地更新了"GXT Channel Usage"部分。
2016.12.21 首次发布。