L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

2.4.2.10.2. 如何实现双倍速率传输模式

在实现双倍速率传输模式之前,您应该对Standard PCS ArchitectureEnhanced PCS ArchitecturePLL ArchitectureTransceiver Native PHY PCS-to-Core Interface Reference Port Mapping有所熟悉。

  1. 从IP Catalog (Installed IP > Library > Interface Protocols > Transceiver PHY > Stratix 10 L-Tile/H-Tile Transceiver Native PHY)例化Stratix 10 L-Tile/H-Tile Transceiver Native PHY IP
  2. Datapath Options下选择Enable double rate transfer mode
    注: 如果使能双倍速率传输模式,那么就不能使能简化的数据接口。
  3. TX Clock Options区域,从Selected tx_clkout clock source下拉菜单选择PCS clkout x2
  4. RX Clock Options区域,从Selected rx_clkout source下拉菜单选择PCS clkout x2
  5. TX Clock Options区域,选择Enable tx_clkout2 port,使用PCS clkout作为源(source)。有了第二个时钟端口,您就可以访问全宽数据的全速率时钟。
  6. RX Clock Options区域,选择Enable rx_clkout2 port,使用PCS clkout作为源(source)。有了第二个时钟端口,您就可以访问全宽数据的全速率时钟。
  7. PCS-Core Interface选项卡中相应地配置TX FIFO partially full thresholdRX FIFO partially full threshold值。
  8. PCS-Core Interface选项卡中相应地配置TX FIFO partially empty thresholdRX FIFO partially full empty值。
  9. 如果使用Enhanced PCS,那么要相应地配置Enhanced PCS / PMA interface widthFPGA fabric / Enhanced PCS interface width设置。
  10. 如果使用Standard PCS,那么要相应地配置Standard PCS / PMA interface width
  11. 点击Generate HDL,生成Native PHY IP Core (这是您的RTL文件)。
  12. 根据特定配置实现Special TX PCS Reset Sequence。请参考Resetting Transceiver Channels来了解详细信息。