L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

4.6.1. 用户编码的复位控制器信号

请参考下列图和表中的信号来实现一个用户编码的复位控制器。
图 177. 用户编码的复位控制器、收发器PHY和TX PLL交互
表 147.  用户编码的复位控制器、收发器PHY和TX PLL信号

信号名称

方向

说明

tx_analogreset

Output

当置位高电平时,复位TX PMA。

tx_digitalreset

Output

当置位高电平时,复位TX PCS。

rx_analogreset

Output

当置位高电平时,复位RX PMA。

rx_digitalreset

Output

当置位高电平时,复位RX PCS。

clock

Input

用户编码复位控制器的时钟信号。您可以使用系统时钟,而无需将其同步到PHY并行时钟在输入时钟频率的最高限制是在时序收敛中实现的频率。

pll_cal_busy

Input

该信号上的一个高电平表明正在重新校准PLL。

pll_locked

Input

该信号上的一个高电平表明TX PLL被锁定到ref时钟。

tx_cal_busy

Input

该信号上的一个高电平表明TX校准是有效的。如果有多个PLL,那么您可以将它们的pll_cal_busy信号一起OR。

rx_is_lockedtodata

Input

该信号上的一个高电平表明RX CDR处于lock-to-data (LTD)模式。

rx_cal_busy

Input

该信号上的一个高电平表明RX校准是有效的。

tx_analogreset_stat

Input

该信号上的一个高电平表明TX PMA的复位序列已开始。

该信号上的一个低电平表明TX PMA的复位序列已结束。

rx_analogreset_stat Input

该信号上的一个高电平表明RX PMA的复位序列已开始。

该信号上的一个低电平表明RX PMA的复位序列已结束。

tx_digitalreset_stat Input

该信号上的一个高电平表明TX PCS的复位序列已开始。

该信号上的一个低电平表明TX PCS的复位序列已结束。

rx_digitalreset_stat Input

该信号上的一个高电平表明RX PCS的复位序列已开始。

该信号上的一个低电平表明RX PCS的复位序列已结束。