L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

1.3.5.1.1. 收发器锁相环

Intel® Stratix® 10器件内的每个收发器通道都可以直接访问三种类型的高性能PLL:

  • Advanced Transmit (ATX) PLL
  • Fractional PLL (fPLL)
  • Channel PLL / Clock Multiplier Unit (CMU) PLL

这些收发器PLL与Master或者Local Clock Generation Blocks (CGB)共同驱动收发器通道。

高级发送(ATX) PLL

ATX PLL是收发器通道的主要发送 PLL。它能够以高数据速率应用所需的各种支持的数据速率运行。ATX PLL既支持整数频率综合,也支持粗分辨率小数频率综合(当配置成一个级联源时)。

小数分频PLL (Fractional PLL (fPLL))

小数分频PLL (fPLL)是一种备用发送PLL,用于对较低数据速率的应用生成较低的时钟频率。fPLL既支持整数频率综合,也支持精细分辨率小数频率综合。与ATX PLL不同的是,fPLL也可用于对能够通过FPGA架构时钟网络来驱动内核的频率进行综合。

通道PLL (CMU/CDR PLL)

通道PLL位于每个收发器通道中。当在时钟数据恢复(CDR)模式下使用PLL时,通道的主要功能是收发器通道中的时钟和数据恢复。当在时钟乘法器单元(CMU)模式下配置时,您可以使用通道1和4的通道PLL作为发送PLL。 您不能在CMU模式下配置通道0,2,3和5的通道PLL;因此,不能使用它们作为发送PLL。当接收器通道用作Channel PLL/CMU时,您不能使用此接收器通道。