AN 738:Intel® Arria® 10器件设计指南

ID 683555
日期 6/30/2017
Public
文档目录

1.11.2. 收发器Bank体系结构

收发器Bank是一个基础单元,包含与器件的高速串行收发器相关的所有功能模块。

除包含66个收发器通道的器件之外,在所有其他器件中每个收发器Bank均包含六个收发器通道。这些器件(包含66个收发器通道)中既有包含六个通道的收发器 Bank,也有包含三个通道的收发器Bank。这些器件左右两侧最顶端的收发器Bank为包含三个通道的收发器 Bank。所有其他器件中则仅有包含六个通道的收发器Bank。

下面几张图显示了在每个Bank中有可用锁相环(PLL)和时钟生成模块(CGB)资源的收发器Bank体系结构。

图 3. 包含三个通道的GX收发器Bank的体系结构
图 4. 六通道GX收发器Bank的体系结构
图 5. Bank GXBL1G的GT收发器Bank体系结构
注: 在GT器件中,收发器bank GXBL1E、GXBL1G和GXBL1H包括GT通道。
图 6. Bank GXBL1E和GXBL1H的GT收发器Bank体系结构

收发器通道在FPGA架构和物理介质之间执行所有必需的PHY层功能。收发器通道所需的高速时钟由收发器PLL生成。主时钟生成模块和本地时钟生成模块(CGB)提供必要的高速串行和低速并行时钟来驱动收发器Bank中的非Bonded通道和Bonded通道。