AN 738:Intel® Arria® 10器件设计指南

ID 683555
日期 6/30/2017
Public
文档目录

1.2.3. I/O管脚数、LVDS通道和封装类型

Arria® 10器件采用节省空间的FineLine BGA封装,并提供各种I/O管脚数(288至768个I/O管脚之间)。确定应用所需的I/O管脚数,并考虑设计与其他系统模块的接口要求。

较高密集度和封装管脚数能为不同的信号提供更多全双工LVDS通道;确保器件密集度与封装的中组合包含足够的LVDS通道。其他因素也可能影响设计所需的I/O管脚数,包括同步开关噪声(SSN)、管脚布局指南、用作专用输入的管脚、各I/O Bank是否具有I/O标准、I/O标准之间的差异、I/O Bank行和列的速度以及封装移植选项。关于选择管脚位置的详细信息,请参考“电路板设计的管脚连接考量”和"I/O和时钟规划"。

可以在 Quartus® Prime软件中编译任何现有设计来确定使用多少个I/O管脚。还应考虑预留调试用的I/O管脚,详见“片上调试的规划”。