AN 738:Intel® Arria® 10器件设计指南

ID 683555
日期 6/30/2017
Public
文档目录

1.5.3.3. 存储器接口

表 38.  存储器接口检查表
编号 是否完成? 检查表项目
1   对每个存储器接口使用 Arria® 10 External Memory Interfaces IP core,并遵循相关文档中的连接原则/规定。
2   对于特定的bank,大多数存储器管脚都连接到一个专用位置。请参考 Arria® 10 GX和SX器件系列管脚连接指南 来获得关于管脚分配的信息。

Arria® 10器件提供高效的体系结构,能使其较小的模块化I/O Bank适应多种外部存储器接口。对于不支持收发器的器件, Arria® 10 FPGA支持在该器件各个位置的I/O Bank上连接DDR外部存储器。

自校准的 Arria® 10 External Memory Interfaces IP core经过优化可利用 Arria® 10 I/O结构。 Arria® 10 External Memory Interfaces IP core可用来设置外部存储器接口功能,并帮助设置最适合系统使用的物理接口(PHY)。当使用Intel存储控制器Intel FPGA IP功能时, Arria® 10 External Memory Interfaces IP core被自动例化。如果使用Intel FPGA IP core将多个存储器接口设计到器件中,那么需要为每个实例生成一个唯一接口,以确保取得好的结果,而不应只设计一个接口,然后多次进行例化。

数据选通DQS数据DQ管脚位置在 Arria® 10器件中是固定的。在设计器件管脚图前,应参考存储器接口指南中关于这些信号和其他有关存储器信号的详细说明和重要限制。

通过使用Altera PHYLite for Parallel Interfaces IP core可以实现 Arria® 10 External Memory Interfaces IP core所不支持的协议。

地址/命令bank中的地址和命令管脚必须遵循固定的管脚方案,详见IP core生成的<variation_name>_readme.txt文件中的说明。管脚方案因存储器接口的拓扑结构的不同而不同。管脚方案是必须遵循的硬件要求。部分方案实施地址和命令管脚时需要三条通道,而有些方案需要四条通道。