AN 738:Intel® Arria® 10器件设计指南

ID 683555
日期 6/30/2017
Public
文档目录

1.5.1. 进行FPGA管脚分配

表 34.  进行FPGA管脚分配检查表
编号 是否完成? 检查表项目
1   使用 Quartus® Prime Pin Planner进行管脚分配。
2   Quartus® Prime Fitter消息和报告用于管脚分配的签核(sign-off)。
3   验证 Quartus® Prime管脚分配是否匹配原理图和电路板布局工具中的管脚分配。

通过使用 Quartus® Prime Pin Planner GUI,可以识别I/O bank,VREF组以及差分管脚对,以帮助您完成I/O规划。右击Pin Planner电子数据表界面,然后单击Pin Finder来搜索指定管脚。如果选择了移植器件,那么Pin Migration视图中会突出显示与当前选定器件相比在移植器件中功能发生变化的管脚。

如果习惯在设计流程中使用Microsoft Excel电子表格,那么可以选择在 Quartus® Prime软件中导入Microsoft Excel电子表格以开始I/O规划过程。在分配所有管脚后,还可以导出一个包含I/O分配的兼容电子表格(.csv)的文件。

Quartus® Prime软件中编译设计时,Fitter中的I/O Assignment Analysis将验证这些分配是否满足所有器件要求,并且一旦发生问题能否生成消息。

Quartus® Prime设计人员然后可以将管脚位置信息传递给PCB设计人员。 Quartus® Prime软件、原理图和电路板布局工具之间的管脚分配必须一致,以确保设计能够在电路板上有效地执行,尤其是必须更改管脚输出时。Pin Planner与某些PCB设计EDA工具集成在一起,并且能够从这些工具读取管脚位置变化以检查建议的变更的实施情况。在编译设计时, Quartus® Prime软件会生成.pin文件。此文件可用来验证电路板原理图中的每个管脚是否正确连接。