AN 738:Intel® Arria® 10器件设计指南

ID 683555
日期 6/30/2017
Public
文档目录

1.2.4. PLL和时钟布线

PLL为器件时钟管理、外部系统时钟管理和高速I/O接口提供可靠的时钟管理和综合。

Arria® 10器件系列包含以下PLL:

  • Fractional PLL—可作为小数PLL或整数PLL使用
  • I/O PLL—仅用作整数PLL

小数PLL位于HSSI Bank中,靠近收发器模块。每个HSSI Bank包含两个小数PLL。在传统的整数模式下可以单独配置每个小数PLL。

在小数模式下,小数PLL可以使用三阶delta-sigma调制进行操作。每个小数PLL有四个C计数器输出和一个L计数器输出。I/O PLL位于I/O Bank中,靠近硬存储控制器和LVDS串化器/解串器(SERDES)模块。每个I/O Bank包含一个I/O PLL。I/O PLL可在传统整数模式下运行。每个I/O PLL有九个C计数器输出。

Arria® 10在密集度最大的情况下最多有32个小数PLL和16个I/O PLL。 Arria® 10 PLL具有不同的内核模拟结构和特性支持。

关于PLL的详细信息,请参考“PLL和时钟网络”。