AN 738:Intel® Arria® 10器件设计指南

ID 683555
日期 6/30/2017
Public
文档目录

1.6.6.3. 创建设计平面图

为充分利用增量式编译的优势,可以创建设计平面图以避免设计分区之间发生冲突,并确保每个分区在器件中选择相对于其他分区较好的位置。如果为每个分区创建不同的位置分配,则不会发生位置冲突。此外,设计平面图还有助于避免这样的情况发生,即使Fitter将设计的某个部分置于或取代绝大多数资源已被征用的器件区域。建议在自上而下的流程中对时序性非常强的平面规划分配。

表 53.  创建设计平面图检查表
1   如果设计流程需要,应为增量式编译分区创建设计平面图。

使用Quartus Prime Chip Planner的LogicLock区域分配可为每个设计分区创建设计平面图。此平面图编辑器具有基本的顶层设计框架,可用来查看区域间的连接,估算芯片的物理时序延迟,并在器件平面图中移动区域。在完成全部设计的编译后,还可查看逻辑布局,找出布线拥堵的区域,以提高平面图的分配能力。