AN 738:Intel® Arria® 10器件设计指南

ID 683555
日期 6/30/2017
Public
文档目录

1.3.4.2.2. 使用配置比特流加密提高设计安全

设计安全特性可确保 Arria® 10设计不会遭到复制、逆向工程和篡改。 Arria® 10器件具有使用AES算法解密配置比特流的功能,该算法是一种通过FIPS-197认证的行业标准加密算法。 Arria® 10器件的设计安全特性采用256位安全密钥。

FPP、AS或PS配置方案中具有该设计安全特性。JTAG配置方案不具有该设计安全特性。

当压缩功能开启时,DCLKDATA的比率会根据所选的FPP配置方案(FPP ×8、FPP ×16或FPP ×32)相应的改变。要确保成功配置,配置控制器必须发送满足DCLKDATA比率的DCLK