AN 738:Intel® Arria® 10器件设计指南

ID 683555
日期 6/30/2017
Public
文档目录

1.4.2.1. 去耦电容

表 18.  去耦电容检查表
编号 是否完成? 检查表项目
1   使用PDN工具来规划电源分配网表和去耦电容。

电路板去耦对于提高总体电源完整性和确保得到器件额定性能非常重要。

Arria® 10器件包括片上去耦电容以提供高频去耦功能。这些低电感电容能抑制电源噪音以实现出色的电源完整性性能,并减少外部PCB去耦电容的数量,节省电路板空间,降低成本并极大简化PCB设计。

Intel开发了一种使用方便的配电网络(PDN)设计工具,能够以图形化的方式优化电路板级别的PDN。电路板级别PDN的用途是配电并将电流从电压调节模块(VRM)送回到FPGA电源。设计人员可以使用该PDN工具来快速找到符合其特定设计需求的优化PDN去耦解决方案。

PDN设计人员必须为每个电源选择一个由大容量电容和去耦电容组成的网络。虽然SPICE仿真可以用于仿真电路,但是PDN设计工具能提供快速、准确、可交互的方式来确定去耦电容的正确数量,从而在成本和性能之间达到最佳平衡。