AN 738:Intel® Arria® 10器件设计指南

ID 683555
日期 6/30/2017
Public
文档目录

1.9. 文档修订历史

表 65.  文档修订历史
日期 版本 修订内容
2017年6月 2017.06.30 作了如下变更:
  • 将"EPCQ"更改成"EPCQ-L"。
  • 更改了CLKUSR可选配置管脚的描述,以匹配"Quartus Prime配置设置"部分中的GUI。
2017年3月 2017.03.20 次要的格式变更。
2017年3月 2017.03.15 更名为Intel。
2016年7月 2.3 作了如下变更:
  • 更改了“I/O管脚数,LVDS通道和封装类型”部分中的I/O管脚数。
  • 更改了“速度等级”部分中的收发器速度等级可用性。
  • 更新了“PCIe”部分中的PCIe*文档的URL。
  • 更新了“收发器设计流程”部分中的Low Latency 40- and 100-Gbps Ethernet MAC and PHY MegaCore Function User GuideDisplayPort IP Core User Guide的URL。
  • 更新了“时钟反馈模式”部分中的受支持的模式。
  • 更改了“GX收发器通道支持的PCS类型”部分中的最小数据速率。
  • 更新了“校准”部分中的URL。
  • 更改了“器件种类和应用”表中的收发器速度。
2016年6月 2.2 作了如下变更:
  • 将“28.3 Gbps”更改成“25.8 Gbps”。
  • 增添了“GT Transceiver Bank Architecture for Bank GXBL1G”图。
  • 增添了“GT Transceiver Bank Architecture for Banks GXBL1E and GXBL1H”图。
  • 更改了“仿真”部分中的描述。
2016年5月 2.1 删除了“设计建议”部分中选择Design Assistant选项的步骤。 Arria® 10器件不支持Design Assistant。
2015年5月 2.0 在“可选配置管脚”部分中添加了CLKUSR要求的进一步描述。

将“MegaWizard Plug-In Manager”更改成“IP Catalog”或者“parameter editor”。

2014年8 月 1.0 首次发布。