AN 738:Intel® Arria® 10器件设计指南

ID 683555
日期 6/30/2017
Public
文档目录

1.6.1. 设计建议

表 48.  设计建议检查表
编号 是否完成? 检查表项目
1   使用同步设计实践。注意时钟信号。

在同步设计中,一个时钟信号可以触发所有事件。当满足寄存器的所有时序要求时,同步设计的表现在所有工艺、电压和温度(PVT)条件下都具有可预测性和可靠性。可以轻松地为同步设计选择不同的目标器件系列或速度等级。

异步设计方法存在的问题包括依赖于器件中的传播延迟、时序分析不完整和可能的小问题。应特别注意时钟信号,因为它们对设计的时序准确性、性能和可靠性存在非常大的影响。时钟信号问题可能导致设计发生功能性和时序问题。使用专用时钟管脚和时钟布线可获得最佳效果。对于时钟反相、倍频和分频,可使用器件的PLL。对于时钟多路复用和门控,可使用专用的时钟控制模块或 PLL时钟切换功能,而不应使用组合逻辑。如果必须使用内部生成的时钟信号,可寄存用作时钟信号的任何组合逻辑的输出以减少小问题。例如,如果使用组合逻辑对时钟分频,可使用为分频器电路提供时钟信号的信号作为最终阶段的时钟信号。

关于详细信息,请参考“PLL电路板设计指南”。

Arria® 10器件不支持Quartus Prime Design Assistant设计规则检查工具。