AN 738:Intel® Arria® 10器件设计指南

ID 683555
日期 6/30/2017
Public
文档目录

1.5.7. I/O同步开关噪声

表 47.  I/O同步开关噪声检查表
编号 是否完成? 检查表项目
1   对设计进行分析,检查是否可能存在SSN问题。
2   尽可能减少在同一时间开关电压的管脚数。
3   对高开关I/O使用差分I/O标准和低电压标准。
4   对高开关I/O使用较低的驱动强度。默认的驱动强度可能会高于设计需要的强度。
5   减少每个Bank内同时开关的输出管脚的数量。尽可能将输出管脚分布在多个Bank内。
6   均匀切换bank中的I/O以减少给定区域中干扰源的数量,从而减低SSN(bank使用率实际低于100%时)。
7   将同时开关管脚与易受SSN影响的输入管脚分隔开。
8   在接地信号附近以及远离大开关总线的地方,对重要时钟和异步控制信号进行布局。
9   避免将I/O管脚,即远离PLL电源管脚的一个或两个管脚,用于高开关或高驱动强度管脚。
10   使用交错输出延迟通过时间来转移输出信号,或者也可以使用可调节摆率设置。

当过多I/O(相互靠近)同时改变电压电平时,可能带来SSN问题。根据建议对I/O和时钟连接进行规划。

关于可用特性的详细信息,请参考“ Arria® 10 I/O特性”。