AN 738:Intel® Arria® 10器件设计指南

ID 683555
日期 6/30/2017
Public
文档目录

1.11.6. 校准

Arria 10 FPGA器件包含一个用来补偿工艺偏差(process variations)的专用校准引擎。

该校准引擎可校准收发器的模拟部分,从而使发送器和接收器都能以最佳性能运行。每个Arria 10器件包含两个校准引擎,每侧一个。硬核NIOS II处理器控制校准流程。

CLKUSR管脚给校准引擎提供时钟。所有收发器参考时钟和CLKUSR时钟必须在器件上电后自由运行并保持稳定,这样才能成功完成校准并获得最优的收发器性能。