AN 738:Intel® Arria® 10器件设计指南

ID 683555
日期 6/30/2017
Public
文档目录

1.1.1. 设计规范

表 2.  设计规范检查表
编号 是否完成? 检查表项目
1   必要时创建详细的设计规范和测试计划。
2   在早期阶段利用结构图规划时钟域、时钟资源和I/O接口。

在进行逻辑设计或完成系统设计前,通过进行如下操作来建立详细的设计规范对系统进行定义:

  • 为FPGA指定I/O接口
  • 识别不同的时钟域
  • 包括一个基本设计功能的结构图
  • 包括知识产权(IP)模块
    注: 尽管多用些时间建立这些规范能提高设计效率,但此阶段常常被FPGA设计人员忽略。
  • 创建功能验证/测试计划
  • 考虑一个通用的设计目录结构

建立功能验证计划以确保团队知道如何验证系统。在此阶段建立测试计划还可帮助确保设计的可测试性设计和可制造性。例如,是否要通过执行自我测试(BIST)功能来驱动接口?如果是,可使用FPGA器件内部的 Nios® 处理器的UART接口。可能需要使用该功能来验证所有设计接口。

如果有多个设计人员参与您的设计,那么可考虑使用通用的设计目录结构。