仅对英特尔可见 — GUID: sss1442294281765
Ixiasoft
1. Intel® Cyclone® 10 GX器件中的逻辑阵列模块与自适应逻辑模块
2. Intel® Cyclone® 10 GX器件中的嵌入式存储器模块
3. Intel® Cyclone® 10 GX器件中的精度可调DSP模块
4. Intel® Cyclone® 10 GX器件中的时钟网络和PLL
5. Intel® Cyclone® 10 GX 器件的I/O和高速I/O
6. Intel® Cyclone® 10 GX 器件的外部存储器接口
7. Intel® Cyclone® 10 GX器件中的配置,设计安全和远程系统更新
8. Intel® Cyclone® 10 GX器件的SEU缓解
9. Intel® Cyclone® 10 GX器件中的JTAG边界扫描测试
10. Intel® Cyclone® 10 GX器件中的电源管理
5.1. Intel® Cyclone® 10 GX 器件中的I/O和差分I/O缓冲
5.2. Intel® Cyclone® 10 GX器件中的I/O标准和电压电平
5.3. Intel® Cyclone® 10 GX 器件的Intel FPGA I/O IP内核
5.4. Intel® Cyclone® 10 GX 器件的I/O资源
5.5. Intel® Cyclone® 10 GX 器件的体系结构和I/O的一般功能
5.6. Intel® Cyclone® 10 GX 器件的高速源同步SERDES和DPA
5.7. 在 Intel® Cyclone® 10 GX 器件中使用I/O和高速I/O
5.8. Intel® Cyclone® 10 GX器件的I/O和高速I/O的修订历史
6.1. Intel® Cyclone® 10 GX 外部存储器接口关键功能特性的解决方案
6.2. Intel® Cyclone® 10 GX器件支持的存储器标准
6.3. Intel® Cyclone® 10 GX 器件中的外部存储器接口宽度
6.4. Intel® Cyclone® 10 GX 器件中的外部存储器接口I/O管脚
6.5. Intel® Cyclone® 10 GX 器件封装中支持的存储器接口
6.6. Intel® Cyclone® 10 GX 器件中的外部存储器接口IP支持
6.7. Intel® Cyclone® 10 GX 器件的外部存储器接口体系结构
6.8. Intel® Cyclone® 10 GX器件中的外部存储器接口修订历史
仅对英特尔可见 — GUID: sss1442294281765
Ixiasoft
8.2.1.2. SEU敏感度处理
重配置一个正在运行的FPGA会对使用FPGA的系统有显著的影响。当规划SEU恢复时,要考虑到将FPGA恢复到与当前的系统状态相一致的状态所需的时间。例如,如果内部状态机处于非法状态,那么它可能需要复位。此外,周围逻辑可能需要考虑这一意外操作。
通常情况下,SEU会影响到那些没有被设计使用的CRAM比特位。很多配置比特位没有被使用,这是因为它们控制的逻辑和布线在设计中没有被使用。根据不同的实现,甚至在占用最高的器件中也只能使用全部CRAM的40%。这意味着只有40%的SEU事件需要干预,而其余60%的SEU可以忽略。此时我们可以称被使用的比特位为关键比特位,而未被使用的为非关键比特位。
您可决定FPGA功能中不使用某些设计已实现部分。比如已实现但对设备操作不重要的测试电路,或者其他可能被记录但无需重新编程或复位的非关键功能。
图 160. 敏感度处理流程