仅对英特尔可见 — GUID: nsl1488174175400
Ixiasoft
1. Intel® Cyclone® 10 GX器件中的逻辑阵列模块与自适应逻辑模块
2. Intel® Cyclone® 10 GX器件中的嵌入式存储器模块
3. Intel® Cyclone® 10 GX器件中的精度可调DSP模块
4. Intel® Cyclone® 10 GX器件中的时钟网络和PLL
5. Intel® Cyclone® 10 GX 器件的I/O和高速I/O
6. Intel® Cyclone® 10 GX 器件的外部存储器接口
7. Intel® Cyclone® 10 GX器件中的配置,设计安全和远程系统更新
8. Intel® Cyclone® 10 GX器件的SEU缓解
9. Intel® Cyclone® 10 GX器件中的JTAG边界扫描测试
10. Intel® Cyclone® 10 GX器件中的电源管理
5.1. Intel® Cyclone® 10 GX 器件中的I/O和差分I/O缓冲
5.2. Intel® Cyclone® 10 GX器件中的I/O标准和电压电平
5.3. Intel® Cyclone® 10 GX 器件的Intel FPGA I/O IP内核
5.4. Intel® Cyclone® 10 GX 器件的I/O资源
5.5. Intel® Cyclone® 10 GX 器件的体系结构和I/O的一般功能
5.6. Intel® Cyclone® 10 GX 器件的高速源同步SERDES和DPA
5.7. 在 Intel® Cyclone® 10 GX 器件中使用I/O和高速I/O
5.8. Intel® Cyclone® 10 GX器件的I/O和高速I/O的修订历史
6.1. Intel® Cyclone® 10 GX 外部存储器接口关键功能特性的解决方案
6.2. Intel® Cyclone® 10 GX器件支持的存储器标准
6.3. Intel® Cyclone® 10 GX 器件中的外部存储器接口宽度
6.4. Intel® Cyclone® 10 GX 器件中的外部存储器接口I/O管脚
6.5. Intel® Cyclone® 10 GX 器件封装中支持的存储器接口
6.6. Intel® Cyclone® 10 GX 器件中的外部存储器接口IP支持
6.7. Intel® Cyclone® 10 GX 器件的外部存储器接口体系结构
6.8. Intel® Cyclone® 10 GX器件中的外部存储器接口修订历史
仅对英特尔可见 — GUID: nsl1488174175400
Ixiasoft
5.5.4.1. Intel® Cyclone® 10 GX 器件中不带校准的RS OCT
Intel® Cyclone® 10 GX 器件支持单端和电压参考I/O标准中的RS OCT。不带校准的RS OCT仅支持输出。
I/O标准 | 未校准的OCT (输出) |
---|---|
RS (Ω) | |
3.0 V LVTTL/3.0 V LVCMOS | 25/50 |
2.5 V LVCMOS | 25/50 |
1.8 V LVCMOS | 25/50 |
1.5 V LVCMOS | 25/50 |
1.2 V LVCMOS | 25/50 |
SSTL-18 Class I | 50 |
SSTL-18 Class II | 25 |
SSTL-15 Class I | 50 |
SSTL-15 Class II | 25 |
SSTL-15 | 34, 40 |
SSTL-135 | 34, 40 |
SSTL-125 | 34, 40 |
SSTL-12 | 40, 60, 120, 240 |
POD12 | 34, 40, 48, 60 |
1.8 V HSTL Class I | 50 |
1.8 V HSTL Class II | 25 |
1.5 V HSTL Class I | 50 |
1.5 V HSTL Class II | 25 |
1.2 V HSTL Class I | 50 |
1.2 V HSTL Class II | 25 |
HSUL-12 | 34.3, 40, 48, 60, 80 |
差分SSTL-18 Class I | 50 |
差分SSTL-18 Class II | 25 |
差分SSTL-15 Class I | 50 |
差分SSTL-15 Class II | 25 |
差分SSTL-15 | 34, 40 |
差分SSTL-135 | 34, 40 |
差分SSTL-125 | 34, 40 |
差分SSTL-12 | 40, 60, 120, 240 |
差分POD12 | 34, 40, 48, 60 |
差分1.8 V HSTL Class I | 50 |
差分1.8 V HSTL Class II | 25 |
差分1.5 V HSTL Class I | 50 |
差分1.5 V HSTL Class II | 25 |
差分1.2 V HSTL Class I | 50 |
差分1.2 V HSTL Class II | 25 |
差分HSUL-12 | 34.3, 40, 48, 60, 80 |
驱动器阻抗匹配对I/O驱动器提供受控输出阻抗,其高度匹配传输线路阻抗。这样,极大地减少PCB走线上的信号反射。
如果选择匹配阻抗,就不能选择电流强度。
图 74. 不带校准的RS OCT该图显示了RS作为输出晶体管固有的阻抗。