Intel® Cyclone® 10 GX内核架构和通用I/O手册

ID 683775
日期 6/14/2018
Public
文档目录

4.1.2. 层次结构时钟网络

Intel® Cyclone® 10 GX器件包括3层时钟网络层次结构。层次结构的顺序如下:

  1. GCLK、RCLK、PCLK和GCLK and RCLK反馈时钟
  2. Section时钟(SCLK)
  3. Row时钟

每列HSSI和I/O包含时钟驱动器,将共享总线驱动到相应的GCLK、RCLK和PCLK时钟网络。

在每个时钟连接到每个HSSI或I/O bank的时钟布线之前, Intel® Cyclone® 10 GX时钟网络(GCLK、RCLK和PCLK)是通过SCLK进行布线的。SCLK的设置是透明的。 Quartus® Prime Pro Edition软件根据GCLK、RCLK和PCLK网络自动布线SCLK。

每个SCLK spine的高度都是一致的,与HSSI和I/O bank的高度相匹配。器件中SCLK spine的数量取决于HSSI和I/O bank的数量。

图 51.  Intel® Cyclone® 10 GX器件的SCLK Spine区域


Intel® Cyclone® 10 GX器件在SCLK spine区域中最多提供33个SCLK网络。SCLK网络能够驱动每行时钟域中的六行时钟。行时钟是内核功能模块,I/O接口和HSSI接口的时钟资源。六个独立信号可布线到每行时钟区域中。驱动每个SCLK的多路复用器的连接模式将时钟源限制为SCLK spine区域。每个SCLK能够从GCLK、RCLK、LPCLK或者SPCLK行选择时钟资源。

下图显示了每个SCLK spine区域中的GCLK、RCLK、PCLK或者GCLK and RCLK反馈时钟网络驱动的SCLK。GCLK、RCLK、PCLK和GCLK and RCLK反馈时钟共享同一SCLK布线资源。要确保设计能在 Quartus® Prime Pro Edition软件中成功布线,时钟资源的总数一定不要超过每一个SCLK spine区域中的SCLK限制。

图 52. SCLK Spine中的层次结构时钟网络