Intel® Cyclone® 10 GX内核架构和通用I/O手册

ID 683775
日期 6/14/2018
Public
文档目录

3.4.1. 输入寄存器组(Input Register Bank)

表 25.  输入寄存器组
定点运算 浮点运算
  • 数据
  • 动态控制信号
  • 两组延迟寄存器
  • 数据
  • 动态ACCUMULATE控制信号

DSP模块中所有寄存器都是正边沿触发并在上电时清零。每个乘法器操作数都能够驱动输入寄存器,或者直接驱动乘法器而旁路输入寄存器。

下面的精度可调DSP模块信号控制精度可调DSP模块中的输入寄存器:

  • CLK[2..0]
  • ENA[2..0]
  • ACLR[0]

在定点运算18 x 19模式中,当使用输入级联及chainout功能时,您可以使用延迟寄存器来平衡延迟要求。

抽头延迟线功能使您能够从一般布线或者从级联链驱动乘法器输入的顶相(top leg),18 x 19模式的dataa_y0和 datab_y1,以及仅27 x 27模式的dataa_y0。