仅对英特尔可见 — GUID: sam1403481313665
Ixiasoft
1. Intel® Cyclone® 10 GX器件中的逻辑阵列模块与自适应逻辑模块
2. Intel® Cyclone® 10 GX器件中的嵌入式存储器模块
3. Intel® Cyclone® 10 GX器件中的精度可调DSP模块
4. Intel® Cyclone® 10 GX器件中的时钟网络和PLL
5. Intel® Cyclone® 10 GX 器件的I/O和高速I/O
6. Intel® Cyclone® 10 GX 器件的外部存储器接口
7. Intel® Cyclone® 10 GX器件中的配置,设计安全和远程系统更新
8. Intel® Cyclone® 10 GX器件的SEU缓解
9. Intel® Cyclone® 10 GX器件中的JTAG边界扫描测试
10. Intel® Cyclone® 10 GX器件中的电源管理
5.1. Intel® Cyclone® 10 GX 器件中的I/O和差分I/O缓冲
5.2. Intel® Cyclone® 10 GX器件中的I/O标准和电压电平
5.3. Intel® Cyclone® 10 GX 器件的Intel FPGA I/O IP内核
5.4. Intel® Cyclone® 10 GX 器件的I/O资源
5.5. Intel® Cyclone® 10 GX 器件的体系结构和I/O的一般功能
5.6. Intel® Cyclone® 10 GX 器件的高速源同步SERDES和DPA
5.7. 在 Intel® Cyclone® 10 GX 器件中使用I/O和高速I/O
5.8. Intel® Cyclone® 10 GX器件的I/O和高速I/O的修订历史
6.1. Intel® Cyclone® 10 GX 外部存储器接口关键功能特性的解决方案
6.2. Intel® Cyclone® 10 GX器件支持的存储器标准
6.3. Intel® Cyclone® 10 GX 器件中的外部存储器接口宽度
6.4. Intel® Cyclone® 10 GX 器件中的外部存储器接口I/O管脚
6.5. Intel® Cyclone® 10 GX 器件封装中支持的存储器接口
6.6. Intel® Cyclone® 10 GX 器件中的外部存储器接口IP支持
6.7. Intel® Cyclone® 10 GX 器件的外部存储器接口体系结构
6.8. Intel® Cyclone® 10 GX器件中的外部存储器接口修订历史
仅对英特尔可见 — GUID: sam1403481313665
Ixiasoft
2.4. 嵌入式存储器模式
存储器模式 | M20K Support | MLAB支持 | 说明 |
---|---|---|---|
单端口RAM | Yes | Yes | 一次只能执行一个读或一个写操作。 使用读使能端口控制写操作期间的RAM输出端口行为:
|
简单双端口模式 | Yes | Yes | 您可以对不同位置同时执行读写操作,端口A进行写操作,端口B进行读操作。 |
真双端口RAM | Yes | — | 您可以执行两个端口操作的任意组合:在两个不同时钟频率上的两个读操作,两个写操作,或者一个读操作和一个写操作。 |
移位寄存器(shift-register) | Yes | Yes | 存储器模块可用作移位寄存器以节省逻辑单元和布线资源。 这在要求本地数据存储(例如:有限脉冲响应(FIR)滤波器、伪随机数生成器、多通道滤波和自相关和互相关函数)的DSP应用中很有用。传统上,使用标准触发器(flip-flop)实现本地数据存储,使用触发器实现大型移位寄存器会消耗大量逻辑资源。 移位寄存器的大小(w × m × n)是由输入数据位宽(w)、抽头(tap)长度(m)和抽头数量(n)决定。通过级联存储器模块,能够实现更大的移位寄存器。 |
ROM | Yes | Yes | 存储器模块可用作ROM。
|
警告:
为避免损坏存储器数据,在读写操作期间不要违规任何存储器模块输入寄存器上的建立和保持时间。 这一注意事项适用于单端口RAM,简单双端口RAM,真双端口RAM或者ROM模式的存储器模块。