Intel® Cyclone® 10 GX内核架构和通用I/O手册

ID 683775
日期 6/14/2018
Public
文档目录

4.2.8. PLL级联(PLL Cascading)

Intel® Cyclone® 10 GX器件支持PLL-to-PLL级联。与单一PLL相比,PLL级联能够综合更多的输出时钟频率。

如果在设计中级联PLL,那么源(上游) PLL必须有一个低带宽设置,而目的(下游) PLL必须有一个高带宽设置。级联期间,源PLL的输出用作目的PLL的参考时钟(输入)。级联PLL的带宽设置必须不同。如果级联PLL的带宽设置相同,那么级联PLL可能会放大某些频率上的相位噪声。

Intel® Cyclone® 10 GX器件仅对内核应用支持I/O-PLL-to-I/O-PLL级联。在此模式中,上游I/O PLL和下游I/O PLL必须位于同一I/O列中。

Intel® Cyclone® 10 GX fPLL不对内核应用支持PLL级联模式。