Intel® Cyclone® 10 GX内核架构和通用I/O手册

ID 683775
日期 6/14/2018
Public
文档目录

4.1.5.1. Intel® Cyclone® 10 GX器件中的管脚映射

表 30.  HSSI列的时钟输入管脚,PLL计数器输出和时钟控制模块输入之间的映射
时钟 由...提供
inclk[0] 相邻fPLL的PLL计数器C0C2
inclk[1] 相邻fPLL的PLL计数器C1C3
inclk[2]inclk[3] 同一HSSI bank上的任意两个专用时钟管脚。
表 31.  I/O列的时钟输入管脚,PLL计数器输出和时钟控制模块输入之间的映射一个计数器只能分配给一个inclk
时钟 由...提供
inclk[0] CLK_[2,3][A..L]_0p 或者相邻 I/O PLL的任意计数器。
inclk[1] CLK_[2,3][A..L]_0n 或者相邻 I/O PLL的任意计数器。
inclk[2] CLK_[2,3][A..L]_1p 或者相邻 I/O PLL的任意计数器。
inclk[3] CLK_[2,3][A..L]_1n 或者相邻 I/O PLL的任意计数器。