Intel® Cyclone® 10 GX内核架构和通用I/O手册

ID 683775
日期 6/14/2018
Public
文档目录

4.1.1. Intel® Cyclone® 10 GX器件中的时钟资源

表 29.   Intel® Cyclone® 10 GX器件中的时钟资源
时钟输入管脚
器件 可用的资源数量 时钟资源的来源
  • 10CX085
  • 10CX105
  • 10CX150
  • 10CX220
  • HSSI: 4 differential
  • I/O: 32 single-ended or 16 differential
高速串行接口(HSSI): REFCLK_GXB[L][1][C,D]_CH[B,T][p,n] 管脚

I/O: CLK_[2A, 2J, 2K, 2L, 3A, 3B]_[0,1][p,n] 管脚

GCLK网络
器件 可用的资源数量 时钟资源的来源
All 32
  • 每个通道的物理介质附加层(PMA)和物理编码子层(PCS) TX和RX时钟
  • 每个通道的PMA and PCS TX和RX分频时钟
  • Hard IP core时钟输出信号
  • DLL时钟输出
  • Fractional PLL (fPLL)和 I/O PLL C计数器输出
  • 用于反馈的I/O PLL M计数器输出
  • REFCLK和时钟输入管脚
  • 内核信号
  • 相位对齐器计数器输出
RCLK网络
器件 可用的资源数量 时钟资源的来源
  • 10CX085
  • 10CX105
  • 10CX150
  • 10CX220
8
  • 每个通道的物理介质附加层(PMA)和物理编码子层(PCS) TX和RX时钟
  • 每个通道的PMA and PCS TX和RX分频时钟
  • Hard IP core时钟输出信号
  • DLL时钟输出
  • fPLL和I/O PLL C接收器输出
  • 用于反馈的I/O PLL M计数器输出
  • REFCLK和时钟输入管脚
  • 内核信号
  • 相位对齐器计数器输出
SPCLK网络
器件 可用的资源数量 时钟资源的来源
  • 10CX085
  • 10CX105
  • 10CX150
  • 10CX220
144 对于HSSI:
  • 每个通道的物理介质附加层(PMA)和物理编码子层(PCS) TX和RX时钟
  • 每个通道的PMA and PCS TX和RX分频时钟
  • Hard IP core时钟输出信号
  • DLL时钟输出
  • fPLL C计数器输出
  • REFCLK和时钟输入管脚
  • 内核信号

对于I/O:

  • DPA输出(LVDS I/O only)
  • I/O PLL CM计数器输出
  • 时钟输入管脚
  • 内核信号
  • 相位对齐器计数器输出
LPCLK网络
器件 可用的资源数量 时钟资源的来源
  • 10CX085
  • 10CX105
  • 10CX150
  • 10CX220
24 对于HSSI:
  • 每个通道的物理介质附加层(PMA)和物理编码子层(PCS) TX和RX时钟
  • 每个通道的PMA and PCS TX和RX分频时钟
  • Hard IP core时钟输出信号
  • DLL时钟输出
  • fPLL CM计数器输出
  • REFCLK和时钟输入管脚
  • 内核信号

对于I/O:

  • DPA输出(LVDS I/O only)
  • I/O PLL CM计数器输出
  • 时钟输入管脚
  • 内核信号
  • 相位对齐器计数器输出

关于时钟输入管脚连接的详细信息,请参考管脚连接指南。