Intel® Cyclone® 10 GX内核架构和通用I/O手册

ID 683775
日期 6/14/2018
Public
文档目录

7.6. Intel® Cyclone® 10 GX器件中的配置、设计安全和远程系统更新修订历史

文档版本 修订内容
2018年6月14日
  • 更新了 Intel® Cyclone® 10 GX器件配置管脚总结列表以显示 CLKUSRnCEO管脚为可选。
2017年11月10日
  • 更新了“Intel Cyclone 10 GX器件配置方案和性能”列表:
    • 将用于Passive serial (PS)方案的最大时钟速率从100 MHz更新为125 MHz。
    • 为Configuration via Protocol [CvP (PCIe*)]方案的Max Data Rate值添加脚注以说明最大速率受PCIe协议成本限制。
  • Mandatory IEEE Standard 1149.1 BST JTAG Instructions(强制IEEE标准1149.1 BST JTAG指令)中删除了LOCKUNLOCK指令。
  • 更新了“使用外部主机的单一器件FPP配置”,“两个器件接收到不同配置数据集时,使用外部主机的多器件FPP配置”和“当两个器件接收相同数据时,使用外部主机的多器件FPP配置”功能。
2017年5月8日 首次发布。